1. Einführung - Fritz Dellsperger
Transcription
1. Einführung - Fritz Dellsperger
Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung A I D Software Radio 90o DSP VCO A Q D ZF-PLL VCO Reference Rx-PLL Tx-PLL 1. Einführung D I A DSP 90o Rx-TX-IC Power Amplifier-IC VCO PLL-IC D Fritz Dellsperger Baseband-IC Discrete, Off Chip A Q 28.10.2004 1. 1 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Agenda: Einführung Pause Einführung in die Digitale Signalverarbeitung Mittagessen Repetition Modulation analog und digital Pause Repetition Modulation analog und digital Repetition Rauschen, Nichtlinearitäten, Dynamikbereich 08.30-10.00 10.00-10.30 DGF 10.30-12.00 12.00-13.00 13.00-14.30 14.30-15.00 15.00-15.30 VGD 15.30-16.30 KAA DGF DGF 1. 2 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Inhalt: 1. 1.1 1.2 1.3 1.4 1.5 1.6 1.7 1.8 1.9 Einführung Was ist Software Radio (SR)? Welche Vorteile hat SR SR heute (2004) SR Architekturen Analog Digital Converter ADC Digital Signal Processor Anwendungen im militärischen Bereich Smart Antennas Literatur 4 7 9 10 35 40 46 52 53 1. 3 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1.1 1. Einführung Was ist Software Radio (SR)? The term "software radio" was coined in 1991 to signal the shift from the hardware-intensive digital radios of the 1980's to the multi-band multimode software-based radios planned for the year 2000 and beyond. Software programmable radio technology offers numerous advantages over the inflexible implementation of previous radio designs. It allows for improvements or enhancements without altering the radio hardware. It also allows users to acquire relatively generic hardware and tailor its capabilities to their individual needs by choosing software that fits their specific application; this is analogous to the flexibility inherent in today's personal computers. (IEEE) 1. 4 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung This shift to software-based radios results from the advent and improvement of a variety of technologies, including: – – – Increased speed and power of embedded processors, enabling modem functions to be performed by Digital Signal Processors (DSPs); Improved Analog-to-Digital Converters (ADCs), with higher conversion rates and increased dynamic operating ranges; The development of object-oriented programming technologies, such as CORBA middleware, that permit software functionality to be independent of the underlying hardware. These and other technologies have allowed high-performance softwarebased radios to become a reality. Im englischen Sprachgebiet wird es auch „Software Defined Radio“ (SDR) genannt. • SR ist ein Radio, dessen Eigenschaften hauptsächlich durch Software definiert werden • SR besteht aus Hardware- und Softwarekomponenten 1. 5 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Mobile and wireless communications Current generation wireless technology requires: • the use of different terminals • dedicated applications for each standard UMTS Next generation software radio technology will provide: •the use of a single terminal •integrated applications for the different standards GPRS GPRS UMTS 802.11/Hiperlan 802.11/Hiperlan Bluetooth Bluetooth 1. 6 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1.2 1. Einführung Welche Vorteile hat SR? • Standard HW-Architektur für einen breiten Bereich von Anwendungen • Einfache Änderung der Eigenschaften durch Softwaremodifikationen •„ Over the air“downloads der Software für neue Eigenschaften, Services, SW-Patches, etc. • Demodulation sämtlicher Modulationsarten (AM, FM, PM, PSK, DPSK, QPSK, DQPSK, /4-QPSK, GMSK, QAM) • Verarbeitung sämtlicher Access-Methoden (FDMA, TDMA, CDMA) 1. 7 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung • Multistandards (GSM, GPRS, UMTS, Blue Tooth, IEEE802.11x, DAB, analog FM, etc.) • Hohe Wiederverwendbarkeit der Hardware • Erweiterte Funktionen wie Smart-Antennen, GUI, etc. • Multifunktional, Platformübergreifend (zivil, öffentlich, militärisch) • Uneingeschränktes Roaming • Einfache Realisierung von „proprietären Standards“ • ............ 1. 8 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1.3 1. Einführung SR heute (2004) • Anwendung in einigen UMTS-Basisstationen • Digital Radio Mondial (DRM) • CIAO-Radio (Computer Interface Audio Out Radio) , Softwarelösung auf dem PC • Kommerzielle Tranceiver • Amateur Tranceiver • Joint Tactical Radio System JTRS (US-Army) • Viele Versuchsplattformen • R&D läuft auf Hochtouren 1. 9 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1.4 1. Einführung SR Architekturen Traditionelle Hardware Lösungen A BP fo fe Nutzkanal Nachbarkanäle Spiegelfrequenz fZF fo fe ... fs fo ... f fe fZF fZF fo fs A A A Spiegelfrequenz fo fe BP ... Nutzkanal Nutzkanal Nutzkanal Nachbarkanäle fZF fe fo ... ... fo fs ... f fs Vorverstärker fZF fo fZF ... f fZF fe BPZF fZF fZF Zwischenfrequenz Verstärker Mischer ... f fZF Demodulator A Basisband BP Amp BP Mix Amp BP Amp Demod. f A A BP fo fe Nutzkanal Nachbarkanäle Spiegelfrequenz LO Lokal Oszillator ... ... f f fe fZF fo fZF fo fs A Spiegelfrequenz Nutzkanal Nachbarkanäle fo fe ... Einfachsuperhet ... f fs fZF fo fZF fe 1. 10 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Traditionelle Hardware Lösungen Vorverstärker BP Amp 1. Mischer BP Mix 1. Zwischenfrequenz Verstärker Amp BP Amp 2. Mischer Mix LO LO 1. Lokal Oszillator 2. Lokal Oszillator 2. Zwischenfrequenz Verstärker Amp BP Amp Demodulator Demod. Doppelsuperhet 1. 11 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung SR Lösungen LNA ADC Diplexer DSP PA DAC Idealer SR-Tranceiver 1. 12 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung SR Lösungen ADC RF stage Programmable Downconversion Q Digital BaseBand Downconversion Digital BaseBand Rx I Digital IF stage LNA LNA LNA LNA BPF BPF BPF BPF Controller I Q DAC Programmable Up-conversion Clock Selection Digital IF Upconversion Clock Generation Digital BaseBand Tx User/Network Interface BB stage HPA HPA HPA HPA Idealer SR-Tranceiver mit Bandbegrenzung für einzelne Frequenzbänder 1. 13 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung SR Lösungen ZF BP LNA Mix Amp BP ADC DSP LO Digitalisierung ab ZF 1. 14 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung SR Lösungen AGC DSP ~ ~ ~ ~ ADC Data I out ADC Data Q out Digital clock out RF In 90deg 0deg Takt oscillator frequency selection Frequency Synthesizer Zero-IF Empfänger 1. 15 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung SR Lösungen TP ZF BP LNA Mix Amp ADC BP DSP TP ADC 90o LO Digitalisierung ab IQ-Demod 1. 16 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Digitalisierung mit Oversampling: 2 ZF 136-174MHz Image Reject 45MHz 1.4MHz 11.2MHz Decimation LO DSP 8 bit 20MSPS Reference 181219MHz (Racal) 1. 17 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Digitalisierung mit Oversampling: 2 ZF 136-174MHz Image Reject 45MHz 30kHz 125kHz DSP 12 bit LO Reference 181219MHz (Racal) 1. 18 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Digitalisierung mit Oversampling: 3 ZF 45MHz 1.4MHz 30kHz 125kHz DSP From Front End 12 bit LO (Racal) 1. 19 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Digitalisierung mit Undersampling: 2 ZF 136-174MHz Image Reject 45MHz 455kHz 147kHz DSP 12 bit LO Reference 181219MHz (Racal) 1. 20 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Digitalisierung: 45 MHz ZF, IQ-Demod 136-174MHz Image Reject 45MHz 100kHz DSP 2* 12 bit Reference LO 181219MHz (Racal) 1. 21 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Digitalisierung: Bandpass, 2.5 MHz ZF 136-174MHz Image Reject 45MHz 2.5 MHz 10 MHz DSP LO Reference 16 bit bandpass ADC 181219MHz (Racal) 1. 22 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung TD-CDMA/DCS1800 Transceiver Digital transmitter FEC Digital wave synthesizer DAC PA Power ramping Power control o 90 DAC Data modulation Pulse shaping / Spreading Sample-rate conversion Symbol timing Frequency correction FEC encoding Data in IQ - Predistortion Burst assembly TDD switch Digital receiver Sample Clock fs=6 . 7 1…MHz Channel Estimation Digital Front-End LNA ADC Quadrature Down-Conversion Channel selection Sample-Rate conversion Phase/ Frequency correction Equalizer FEC decoding Data out fIF=5.036 MHz 1. 23 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung TD-CDMA/DCS1800 Transceiver DSP hardware: ALEX Parallel Computers SHARC 3000 PCI development board 7 Analog Devices SHARC Floating-Point Processors 40 MHz clock 280 MIPS total processing power 5 SHARC’ sutilised 1 for receiver digital front-end 1 for modulator 1 for channel estimation and equalisation 1 for FEC encode 1 for FEC decode 1. 24 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung TD-CDMA/DCS1800 Transceiver Service data rates: Service Details 1 1 2 3 4 5 6 7 8 DCS Speech TD-CDMA K=1 4-QAM K=2 4-QAM K=3 4-QAM K=4 4-QAM K=1 16-QAM K=2 16-QAM K=3 16-QAM K=4 16-QAM User bit rate [kbits/s] Gross bit rate [kbits/s] 13 22.8 9.6 19.2 28.8 57.6 28.8 57.6 86.4 115.2 27.2 54.4 81.6 108.8 54.4 108.8 163.2 217.6 1. 25 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung TD-CDMA/DCS1800 Transceiver DSP software design process multimode part fixed part Parameters A MATLAB simulation general Rate environment was used to Data source Modulator conversion design and test all DSP Transmitter algorithms and functions. Test vectors were generated with MATLAB to verify the “ Mul t i modeSi mul at i onSof t war e” DSP modules. MATLAB code was translated directly to combined C / Receiver Assembler Channel Synchrocode for the SHARC estimation nization processors. Data sink general Demodul. Rate conversion Digital lowpass filter DAC fs Channel Receiverfilter ADC fs Parameters 1. 26 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung IEEE 802.11x Software Architecture BPSK QPSK QPSK BPSK 16-QAM 16-QAM 64-QAM 64-QAM Bit Bit Interleaving Interleaving Convolutional Convolutional Encoder Encoder Puncturing Puncturing Data Input DSP 11 DSP Pilot carrier carrier Pilot Insertion Insertion IFFT IFFT Base Band Output DSP 22 DSP Symbol Symbol Timing Sync. Timing Sync. FFT FFT Base Band Input Tx Side Rx Side DSP 22 DSP Channel Channel Equalization Equalization Demapping Demapping DeDeInterleaving Interleaving DeDePuncturing Puncturing Data Output DSP 11 DSP Viterbi Viterbi Decoder Decoder 1. 27 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Experimentiersystem UMTS Antenna IF analog signal 70 MHz Inside the PC DSP board Pentium PC mother board & interfaces Two TI C 6201 D S P Radio card AD/ DA card Signal Generator for A/D clock 14.7456 MHz PCI bus (32 bits x 33 MHz) Local PCI bus PMC interface + ACQ card ~ Signal Generator LO = 2.0625 GHz ~ 1. 28 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Blockschaltbild eines GSM Transceivers (2003) A I D DSP 90 o VCO A Q D ZF-PLL VCO Reference Rx-PLL Tx-PLL D I A DSP 90o Rx-TX-IC Power Amplifier-IC VCO PLL-IC D Q A Baseband-IC Discrete, Off Chip 1. 29 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Antenna Switch Multiband Tranceiver using SR Technology 1. 30 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung GSM Handheld (2003) 1. 31 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung GSM (2004) 1. 32 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung GSM 3-Band (2003) 1. 33 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung GSM GRPS-EDGE (2004) 1. 34 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1.5 1. Einführung Analog Digital Converter ADC Einführung Nach „Moore‘ s Law“verdoppelt sich die Komplexität (Anzahl Transistoren auf gleicher Fläche) von IC‘ s alle 18 Monate. Für ADC‘ s hat B. Walden (IEEE Journal on Selected Areas in Communications, Apr 99) aufgezeigt, dass die Komplexität nur 1.5 Bit in neun Jahren zunimmt. Heute sind bereits 24 Bit ADC‘ s auf dem Markt. Allerdings sind die Samplingraten nicht immer für SR brauchbar. 1. 35 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Key Parameter ADC für SR • Sampling Rates • Die Sampling Rates für die Digitalisierung von Signalen sollten nach Nyquist mindestens 2 mal die höchste Signalfrequenz betragen • Für Oversampling: > 2 mal die höchste Signalfrequenz • Für Undersampling: < die höchste Signalfrequenz • Signal to Noise Ratio SNR • Das maximale SNR beträgt SNRmax = 6.02 n + 1.76 dB • Bsp. MAX1448: SNRmax = 6.02x10 + 1.76 dB = 61.96 dB nach Datenblatt: SNRtyp = 59 dB n = Anzahl Bit • Spurous-free Dynamic Range SFDR • Der maximale SFDR beträgt SFDRmax = 9n –6 dBc • Bsp. MAX1448: SFDRmax = 9x10 –9 dB = 84 dBc nach Datenblatt: SFDRtyp = 74 dBc • Leistungsaufnahme MAX1448: 10 Bit, 80 Msps, 120 mW 1. 36 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Marktübersicht Maxim Analog Devices Typ Bit Msps Power SNR Typ Bit Msps mW Power SNR mW AD9288-40 8 40 190 47 MAX1198 8 100 264 48 AD9288-100 8 100 190 47 MAX1121 8 250 480 48 AD9480 8 250 700 47 MAX101A 8 500 6500 44 AD9218-40 10 40 340 59 MAX104 8 1000 5250 47 AD9865 10 80 475 59 MAX108 8 1500 5250 47 AD9410 10 210 2900 54 MAX1183 10 40 120 59 AD9224 12 40 450 69 MAX1448 10 80 120 58 AD9866 12 80 1660 63 MAX1124 10 250 480 56 AD9430-170 12 170 1430 65 MAX1421 12 40 188 66 AD12400 12 400 8500 64 MAX1208 12 80 370 66 AD9244-40 14 40 370 75 MAX19542 12 170 AD9245 14 80 420 73 MAX12553 14 65 360 71 AD6645-105 14 105 1750 75 MAX1428 15 80 1970 73 AD10677 16 65 7500 80 AD10678 16 80 8000 80 64 1. 37 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Marktübersicht High Speed ADC Maxim und Analog Devices 10000 Msps 1000 100 10 6 8 10 12 14 16 Nbr. Bit 1. 38 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Leistungsaufnahme Leistungsaufnahme ADC 8 Bit Analog Devices Leistungsaufnahme ADC 12 Bit Analog Devices 800 9000 700 8000 600 6000 mW 500 mW Die Leistungsaufnahme verläuft exponentiell zur Frequenz 7000 400 300 5000 4000 3000 200 2000 100 1000 0 0 0 50 100 150 200 250 0 300 100 200 400 500 Msps Msps Leistungsaufnahme ADC 14 Bit Analog Devices Leistungsaufnahme ADC 10 Bit Analog Devices 2000 3500 1800 3000 1600 2500 1400 1200 2000 mW mW 300 1500 1000 800 600 1000 400 500 200 0 0 0 50 100 150 Msps 200 250 0 20 40 60 80 100 120 Msps 1. 39 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1.6 1. Einführung Digital Signal Processor Terminologie MACS MIPS MOPS MFLOPS Whetstone Dhrystone SPECmark Multipy and accumulate per Second Millions of Instructions per Second Millions of Operations per Second Millions of Floating Point Operations per Second Supercomputing MFLOPS Benchmark Supercomputing MIPS Benchmark SpecINT, SpecFP Instruction Mix Benchmarks (92 and 95) Hauptaufgaben • • • • • • Filter Modulation, Demodulation Codierung, Decodierung Mapping, Demapping Fehlerkorrektur Datenhandling 1. 40 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Anforderungen Quelle: Lit. 3 1. 41 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Technologien: DSP FPGA ASIC Sequentielle Abarbeitung von Instruktionen Parallele Ausführung von Operationen Beides möglich Sehr geeignet für interruptgesteuerte Prozesse Sehr geeignet für Algorithmen wie FFT, Convolution, Filter, FEC Beides möglich Einfach rekonfigurierbar durch Software Schwierig rekonfigurierbar, nicht bei allen FPGA‘ s möglich Nicht rekonfigurierbar 1. 42 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Digital Signal Processor Device Manufacturer Clock (MHz) Performance Precision Optimization for DSP56800 Motorola 80 40 MIPS 16 bit fixed Control application DSP56600 Motorola 60 60 MIPS 16 bit fixed Cell phone and 2-way radio DSP56367 Motorola 150 150 MIPS 24 bit fixed Audio processing MSC8102 Motorola 300 4800 MMAC 16 bit fixed High processing performance ADSP-2191 Analog Device 160 160 MIPS 16 bit fixed Audio processing SHARC Analog Device 100 600 MFLOPS 32/40 float High performance precision TigerSHARC Analog Device 150 1.2 Billion MACS 40 bit fixed Very high processing performance TMS320C24x TI 40 20-40 MIPS 16 bit fixed Control application TMS320C54x TI 133 30-532 MIPS 40 bit fixed Low power TMS320C55x TI 200 400 MIPS 16 bit fixed Low power TMS320C62x TI 150-300 1200-2400 MIPS Fixed Fixed point processing power TMS320C64x TI 400-600 3200-4800 MIPS Fixed Fixed point processing power TMS320C67x TI 100-167 600-1000 MFLOPS Floating Floating point processing power TMS320C8x TI 50 100 MFLOPS 32 bit Fixed Telecomm. and image parallel processing 1. 43 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Field Programmable Gate Arrays FPGA devices consists of an array of configurable logic blocks(CLBs) surrounded by configurable routing CLB consists of resources which can be configured to define discrete logic, registers, mathematical functions, and RAM Partial reconfiguration is possible in FPGA CLBs are termed as either ‘ fine-’or ‘ coarse-grained’ architecture Coarse-grained - Large CLBs which are optimized with particular features such as dedicated RAM - Higher processing speed, minimal routing Fine-grained - Small simple logic functioanlity, more flexibility 1. 44 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Field Programmable Gate Arrays 1. 45 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1.7 1. Einführung Anwendungen im militärischen Bereich Am weitesten fortgeschritten sind die Anwendungen in den USA: 1998: In an effort to reduce proliferation of many different software-based radio architectures, the DOD established the JTRS Joint Program Office to develop a single architecture for future radio systems. 1999: Three industrial consortia presented their concept for the JTRS architecture to the DOD. 1999:TheDODsel ect edt heconceptpr oposedbyRay t heon’ sc onsortium as the basis for the JTRS software architecture, and awarded this consortium a contract for continued development. Major members of the consortium: – Raytheon – Rockwell - Collins – BAE Systems – ITT Industries 1. 46 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Raytheon Led Consortium Modular Software Radio Consortium 1. 47 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Vision is to develop a family of affordable, high-capacity tactical radios to provide both line-of-sight and beyond-line-of-sight Command, Control, Communications, Computers and Intelligence (C4I) capabilities to the warfighters. This family of radios will cover an operating spectrum from 2 to 2000 MHz initially, and will be capable of transmitting voice, video and data. However, JTRS is not a one-sizefits-all system. Rather, it is a family of radios that are interoperable, affordable and scaleable. By building upon a common open architecture, JTRS will improve interoperability by providing the ability to share waveform software between radios, even radios in different physical domains. – use of proprietary standards complicates interoperability. 1. 48 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung The Raytheon Consortium has released version 2.0 of the Software Communications Architecture -- the defining document for JTRS software radios. – See http://www.jtrs.sarda.army.mil The Consortium has continued to: – Validate the architecture by actual implementation of the architecture on four prototype systems independently developed by each of the members of the Consortium. TheJPO hascont r act edwi t h“ t hi r dpar t y ” cont r act or sto develop independent i mpl ement at i onsoft hear chi t ect ur e’ scor ef r amewor kr unni ngonvarious platforms – Motorola - Vanu, Inc. – Harris - Racal – Vanu, Inc. - Assurance Technology, Inc. – Boeing - plus Rockwell-Collins & BAE Systems 1. 49 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung Joint Tactical Radio System (JTRS) Homeland Security Space Subsurface Cluster 4 (Airborne) Cluster 3 (Maritime/Fixed site) Cluster 2/5 (Handheld, Manpack, Embed) Cluster 1 (Ground Vehicle, Helicopters) < 2 MHz 2 MHz –2 Ghz 2 - 6 GHz 6–15/55 GHz and beyond Object Management Group (OMG) (approx.800Int’lmembers) Software Defined Radio Forum (SDRF) (Approx. 130 members) SCA Foundation Definition SCA 1.0 SCA 2.0 SCA 2.1 SCA 2.2 SCAX…n 1. 50 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1. Einführung SDR Space Requirements Study Group Establishment of Space Requirements Study Group – First face-to-face meeting: November 2003, Orlando – Coordination between meetings by email to draft charter, nominate and select co-chairs Participation planned by: – NASA (Glenn Research Center) – US JTRS JPO, US Air Force Participation sought: – International agencies and companies – Operators Applications – On-orbit (satcom, space station, shuttle, etc) – Deep space – Ground stations 1. 51 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1.8 1. Einführung Smart Antennas Im militärischen und cellularen Segment haben Smart Antennas zunehmend grössere Bedeutung. Der Aufwand (HW + SW) ist allerdings bedeutend. Gemäss Lit. 1 fällt bei einer UMTS Basisstation mit Smart Antenne mehr als 50% der Gesamtkosten in das Segment Antenne. 2 User 2 Störer 90 120 60 0.8 0.6 150 30 0.4 0.2 180 0 User 1 210 330 240 300 270 1. 52 Berner Fachhochschule Hochschule für Technik und Informatik HTI 1.9 1. Einführung Literatur Web: http://www.antennex.com/Sshack/ciaoradio/ciaoradio.html http://www.sdrforum.org http://www.jtrs.sarda.army.mil Bücher: Lit. 1: Lit. 2: Lit. 3: Lit. 4: Lit. 5: Lit. 6: Tuttlebee,W. H. W. :„ Sof t war eDefined Radios: Enabling Technol ogi es “ ,J ohnWi l ey2002 Tuttlebee,W. H. W. :„ Sof t war eDefined Radios: Baseband Technology for Cellular Sy st ems “ ,JohnWi l ey2004 Bur ns ,P. :„ Sof t war edefined radio for 3G“ ,Artech House 2003 Mitola,J. :„ Sof t war eRadi oArchitecture“ ,Wiley-Intersience 2000 Jondral, F. u.a. :„ Sof t war eRadi o“ ,Schlembach Fachverlag 2002 Harada, H.; Prasad,R. :„ Si mul at i onandSof t war eRadi ofor Mobile Communications“ ,Artech House 2002 1. 53